گھر > نمائش > مواد

فیلڈ پروگراموں کے دروازے کی صف تکنیکی ڈیزائن

Mar 11, 2019

معاصر فیلڈ پروگرام کے دروازے کی arrays (FPGAs) میں پیچیدہ ڈیجیٹل اجزاء کو لاگو کرنے کے لئے منطق دروازوں اور ریم بلاکس کے بڑے وسائل ہیں. جیسا کہ FPGA کے ڈیزائنوں میں تیزی سے I / O کی شرح اور بظاہر اعداد و شمار بسوں کا ملازم ہوتا ہے، سیٹ اپ وقت کے اندر درست اعداد و شمار کے درست وقت کو درست کرنے اور وقت لگانے کے لئے یہ ایک چیلنج بن جاتا ہے.


فرش کی منصوبہ بندی کو ایف جی جی پی اے کے اندر وسائل مختص کو قابل بناتا ہے. کسی بھی منطقی فنکشن کو لاگو کرنے کے لئے FPGA استعمال کیا جا سکتا ہے کہ ASIC کر سکتا ہے. شپنگ کے بعد فعالیت کو اپ ڈیٹ کرنے کی صلاحیت، ڈیزائن کے ایک حصے کی جزوی دوبارہ ترتیب اور AS غیر ڈیزائن کے مقابلے میں کم غیر بار بار انجینئرنگ اخراجات (عام طور پر اعلی یونٹ کی لاگت کے باوجود) بہت سے ایپلی کیشنز کے لئے فوائد پیش کرتے ہیں.


کچھ ایف جی جی اے اے کے پاس ڈیجیٹل افعال کے علاوہ انضمام خصوصیات ہیں. سب سے عام زاویہ خصوصیت ہر پیداوار کے پن پر ایک پروگرامنگ آٹا کی شرح ہے، اور انجینئر کو ہلکے طور پر لوڈ کردہ پنوں پر کم شرح مقرر کرنے کی اجازت دی جا سکتی ہے جو دوسری صورت میں انگوٹھے یا جوڑے کو ناقابل قبول طور پر استعمال کرے گی، اور ہائی سپیڈ چینلوں پر بھاری لوڈ کردہ پنوں پر اعلی شرح مقرر کرے گی. دوسری صورت میں بہت آہستہ چلتا ہے. بھی عام طور پر کوارٹج-کرسٹل آسیسلائٹرز، چپ چپ مزاحمت کی اہلیت، اور مرحلے کے انتظام اور تیز رفتار سیریلائزر-deserializer (SERDES) ٹرانسمیشن گھڑیوں اور رسیور گھڑی کی بازیابی کے لئے استعمال کیا جاتا سرایت وولٹیج کنٹرول آسنسلز کے ساتھ مرحلے بند لاکھوں ہیں. . عام طور پر عام طور پر متفرقہ سگنلنگ چینلز سے منسلک ہونے والے ان پٹ پنوں پر متفرق موازنہ ہیں. چند "مخلوط سگنل FPGAs" نے انکل سگنل کنڈیشنگ بلاکس کے ساتھ پردیی اینجالاگ-ڈیجیٹل کنورٹرز (ڈی ڈی سی) اور ڈیجیٹل ٹو-اینجول کنورٹرز (ڈی اے سی) کو ضم کر دیا ہے جس سے انہیں نظام پر ایک چپ (سوس) . اس طرح کے آلات ایک FPGA کے درمیان لائن کو دھندلا دیتا ہے، جو ڈیجیٹل اور زروس اپنے داخلی پروگرام منسلک فیبرک پر رکھتا ہے، اور فیلڈ پروگرام قابل اطلاق صف (FPAA)، جس میں انضمام قیمتوں کو اس کے داخلی پروگرام کنکشن منسلک کپڑے پر رکھتا ہے.